6ES7288-1SR20-0AA0S7-200 SMART,CPU SR20,標(biāo)準(zhǔn)型CPU模塊,繼電器輸出,220 V AC供電,12輸入/8輸出
6ES7288-1ST20-0AA0S7-200 SMART,CPU ST20,標(biāo)準(zhǔn)型 CPU 模塊,晶體管輸出,24 V DC 供電,12 輸入/8 輸出
6ES7288-1SR30-0AA0S7-200 SMART,CPU SR30,標(biāo)準(zhǔn)型 CPU 模塊,繼電器輸出,220 V AC 供電,18 輸入/12 輸出
6ES7288-1ST30-0AA0S7-200 SMART,CPU ST30,標(biāo)準(zhǔn)型 CPU 模塊,晶體管輸出,24 V DC 供電,18 輸入/12 輸出
6ES7288-1SR40-0AA0S7-200 SMART,CPU SR40,標(biāo)準(zhǔn)型 CPU 模塊,繼電器輸出,220 V AC 供電,24 輸入/16 輸出
6ES7288-1ST40-0AA0S7-200 SMART,CPU ST40,標(biāo)準(zhǔn)型 CPU 模塊,晶體管輸出,24 V DC 供電,24 輸入/16 輸出
6ES7288-1SR60-0AA0S7-200 SMART,CPU SR60,標(biāo)準(zhǔn)型 CPU 模塊,繼電器輸出,220 V AC 供電,36 輸入/24 輸出
6ES7288-1ST60-0AA0S7-200 SMART,CPU ST60,標(biāo)準(zhǔn)型 CPU 模塊,晶體管輸出,24 V DC 供電,36 輸入/24 輸出
6ES7288-1CR20-0AA1S7-200 SMART,CPU CR20s,經(jīng)濟(jì)型 CPU 模塊,繼電器輸出,220 V AC 供電,12 輸入/8 輸出
6ES7288-1CR30-0AA1S7-200 SMART,CPU CR30s,經(jīng)濟(jì)型 CPU 模塊,繼電器輸出,220 V AC 供電,18 輸入/12 輸出
6ES7288-1CR40-0AA1S7-200 SMART,CPU CR40s,經(jīng)濟(jì)型 CPU 模塊,繼電器輸出,220 V AC 供電,24 輸入/16輸出
6ES7288-1CR60-0AA1S7-200 SMART,CPU CR60s,經(jīng)濟(jì)型 CPU 模塊,繼電器輸出,220 V AC 供電,36 輸入/24 輸出
6ES7288-1CR40-0AA0S7-200 SMART,CPU CR40,經(jīng)濟(jì)型 CPU 模塊,繼電器輸出,220 V AC 供電,24 輸入/16 輸出
6ES7288-1CR60-0AA0S7-200 SMART,CPU CR60,經(jīng)濟(jì)型 CPU 模塊,繼電器輸出,220 V AC 供電,36 輸入/24 輸出
6ES7288-2DE08-0AA0S7-200 SMART,EM DE08,數(shù)字量輸入模塊,8 x 24 V DC 輸入
6ES7288-2DE16-0AA0S7-200 SMART,EM DE16,數(shù)字量輸入模塊,16 x 24 V DC 輸入
6ES7288-2DR08-0AA0S7-200 SMART,EM DR08,數(shù)字量輸出模塊,8 x 繼電器輸出
6ES7288-2DT08-0AA0S7-200 SMART,EM DT08,數(shù)字量輸出模塊,8 x 24 V DC 輸出
6ES7288-2QR16-0AA0S7-200 SMART,EM QR16,數(shù)字量輸出模塊,16 x 繼電器輸出
6ES7288-2QT16-0AA0S7-200 SMART,EM QT16,數(shù)字量輸出模塊,16 x 24 V DC 輸出
6ES7288-2DR16-0AA0S7-200 SMART,EM DR16,數(shù)字量輸入/輸出模塊,8 x 24 V DC 輸入/8 x 繼電器輸出
6ES7288-2DT16-0AA0S7-200 SMART,EM DT16,數(shù)字量輸入/輸出模塊,8 x 24 V DC 輸入/8 x 24 V DC 輸出
6ES7288-2DR32-0AA0S7-200 SMART,EM DR32,數(shù)字量輸入/輸出模塊,16×24 V DC 輸入/16 x 繼電器輸出
6ES7288-2DT32-0AA0S7-200 SMART,EM DT32,數(shù)字量輸入/輸出模塊,16 x 24 V DC 輸入/16 x 24 V DC 輸出
6ES7288-3AE04-0AA0S7-200 SMART,EM AE04,模擬量輸入模塊,4 輸入
6ES7288-3AE08-0AA0S7-200 SMART,EM AE08,模擬量輸入模塊,8 輸入
6ES7288-3AQ02-0AA0S7-200 SMART,EM AQ02,模擬量輸出模塊,2 輸出
6ES7288-3AQ04-0AA0S7-200 SMART,EM AQ04,模擬量輸出模塊,4 輸出
6ES7288-3AM03-0AA0S7-200 SMART,EM AM03,模擬量輸入/輸出模塊,2 輸入/ 1 輸出
6ES7288-3AM06-0AA0S7-200 SMART,EM AM06,模擬量輸入/輸出模塊,4 輸入/ 2 輸出
6ES7288-3AR02-0AA0S7-200 SMART,EM AR02,熱電阻輸入模塊,2 通道
6ES7288-3AR04-0AA0S7-200 SMART,EM AR04,熱電阻輸入模塊,4 通道
6ES7288-3AT04-0AA0S7-200 SMART,EM AT04,熱電偶輸入模塊,4 通道
輸出。 但是,與具有 ENO 輸出的 LAD 和 FBD 指令相對(duì)應(yīng)的 STL 指令可置位特殊 ENO 位。 可通過“與 ENO”(AENO) 指令訪問該位。 STL 說明 AENO AENO 在 LAD/FBD 功能框 ENO 位的 STL 表示中使用。 AENO 對(duì) ENO 位和棧頂值執(zhí)行邏輯與運(yùn)算,產(chǎn)生的效果與 LAD/FBD 功能框的 ENO 位相同。 與操作的結(jié)果值成為新的棧頂值。 S7-200 SMART 178 系統(tǒng)手冊(cè), V2.4, 03/2019, A5E03822234-AF程序指令 7.1 位邏輯 7.1.4 STL 邏輯堆棧指令 STL1 說明 ALD 與裝載指令 (ALD) 對(duì)堆棧層和第二層中的值進(jìn)行邏輯與運(yùn)算。 結(jié)果裝載到棧頂。 執(zhí)行 ALD 后,棧深度減一。
OLD 或裝載指令 (OLD) 對(duì)堆棧層和第二層中的值進(jìn)行邏輯或運(yùn)算。 結(jié)果裝載到棧頂。 執(zhí)行 OLD 后,棧深度減一。 LPS 邏輯進(jìn)棧指令 (LPS) 復(fù)制堆棧頂值并將該值推入堆棧。棧底值被推出并丟失。 LRD 邏輯讀棧指令 (LRD) 將堆棧第二層中的值復(fù)制到棧頂。 此時(shí)不執(zhí)行進(jìn)?;虺鰲#瓉淼臈m斨当粡?fù)制值替代。 LPP 邏輯出棧指令 (LPP) 將棧頂值彈出。 堆棧第二層中的值成為新的棧頂值。 LDS N 裝載堆棧指令 (LDS) 復(fù)制堆棧中的棧位 (N) 值,并將該值置于棧頂。 棧底值被推出并丟失。
AENO AENO 在 LAD/FBD 功能框 ENO 位的 STL 表示中使用。 AENO 對(duì) ENO 位和棧頂值執(zhí)行邏輯與運(yùn)算,產(chǎn)生的效果與 LAD/FBD 功能框的 ENO 位相同。 與操作的結(jié)果值成為新的棧頂值。 1 不適用于 LAD 或 FBD LDS(裝入堆棧)輸 數(shù)據(jù)類型 操作數(shù) 入N BYTE 常數(shù)(0 到 31) 如下圖所示,CPU 使用邏輯堆棧來解決控制邏輯。 在這些示例中,“iv0”至“iv31”用于標(biāo)識(shí)邏輯堆棧的初始值,“nv”用于標(biāo)識(shí)指